可编程逻辑器件的一般开发流程如图1617所示。首先要定义问题,确定设计要求,然
后编写设计源文 件,再 对 设 计 源 文 件 进 行 编 译,产 生 标 准 的JEDEC 文 件 (也 叫 熔 丝 图 文
023图1617 PLD 器件开发流程
件),并将JEDEC 文件写入到芯片中 (又称
下载到芯片),从而完成设计。
这 一 过 程 中, 从 设 计 开 始 到 产 生 JE
DEC 文 件, 都 需 借 助 计 算 机, 在 相 应 的 开
发 系 统 软 件 平 台 上 完 成。 而 将JEDEC 文 件
写 入 到 芯 片 这 一 过 程, 则 因 器 件 类 型 不 同
而 不 同, 对 于 普 通 的 PLD 器 件, 需 要 用 专
用 的 编 程 器 把 JEDEC 文 件 下 载 到 芯 片 中,
而 对 于 在 系 统 可 编 程 器 件, 则 不 需 专 用 编
程 器, 只 要 用 一 条 下 载 电 缆 把 计 算 机 与 用
户 系 统 板 相 连, 就 可 直 接 把JEDEC 文 件 下
载 到 用 户 系 统 板 上 的ISPLD 芯 片 中。 由 于
后 者 更 方 便、 快 捷, 故 使 用 日 益 广 泛, 成
为 当 今 电 子 设 计 的 趋 势。 因 此 这 里 将 简 单
介 绍ISPLD 器 件 的 开 发 应 用, 由 于 目 前 的
ISPLD 开 发 软 件 也 支 持 普 通 的 PLD 器 件, 所 以 也 适 用 于 普 通 PLD 器 件 的 开 发, 仅 是 下
载 方 法 不 同 而 已。